Skocz do: nawigacji, wyszukiwania

Polecane linki

[1] Colfax research - strona domowa firmy Colfax specjalizującej się w innowacyjnych rozwiązaniach w dziedzinie obliczeń równoległych, w tym szczególnie opartych na rozwiązaniach Intel Xeon Phi (architekturze Intel MIC)


[2] Kompletny zestaw slajdów (280) z 1-dniowego szkolenia w zakresie programowania koprocesorów Intel Xeon Phi - dostępny tylko dla zarejestrowanych użytkowników


[3] Optimization Techniques for the Intel MIC Architecture. Part 1 of 3: Multi-Threading and Parallel Reduction - pierwsza część z serii trzech tutoriali firmy Colfax na temat optymalizacji kodu dla architektury Intel MIC

[4] Optimization Techniques for the Intel MIC Architecture. Part 2 of 3: Strip-Mining for Vectorization - druga część z serii trzech tutoriali firmy Colfax na temat optymalizacji kodu dla architektury Intel MIC

[5] Optimization Techniques for the Intel MIC Architecture. Part 3 of 3: False Sharing and Padding - ostatnia część z serii trzech tutoriali firmy Colfax na temat optymalizacji kodu dla architektury Intel MIC


[6] Configuration and Benchmarks of Peer-to-Peer Communication over Gigabit Ethernet and InfiniBand in a Cluster with Intel Xeon Phi Coprocessors - bardzo wartościowy raport poświęcony optymalizacji konfiguracji sieci InfiniBand oraz GigabitEthernet dla klastrów z akceleratorami Intel Xeon Phi wraz z wynikami wydajnościowymi dla różnych konfiguracji

[7] Cluster-Level Tuning of a Shallow Water Equation Solver on the Intel MIC Architecture - raport poświęcony jest optymalizacji środowiska wykonawczego dla kodu hybrydowego OpenMP+MPI z zakresu numerycznej dynamiki płynów dla klastra wyposażonego w koprocesory Intel Xeon Phi

[8] Intel Cilk Plus for Complex Parallel Algorithms: “Enormous Fast Fourier Transforms” (EFFT) Library - Artykuł przedstawia metodologię zrównoleglenia 1-wymiarowego dyskretnego szybkiego przekształcenia Fouriera (DFFT) na procesorach Intel Xeon processors. Sam algorytm DFFT opiera się na rekursywnej metodzie Cooley'a-Tukey 'a i pozwala zarządzać wykorzystaniem pamięci cache, przepustowością pamięci oraz wektoryzacją, a jednocześnie zapewnia skalowalność dla wielu wątków czy jednostek obliczeniowych. Metodologia bazuje na jednowątkowej implementacji algorytmu DFFT dostępnej w bibliotece Intel MKL, a także wykorzystuje framework Intel Cilk Plus dla zapewnienie zrównoleglania na poziomie wątków.

[9] Performance to Power and Performance to Cost Ratios with Intel Xeon Phi Coprocessors (and why 1x Acceleration May Be Enough - kolejny raport Colfaxu poświęcony tym razem zbadaniu dwóch metryk wydajnościowych dla systemów na bazie Intel Xeon Phi: stosunku wydajności do zużycia energii oraz stosunku wydajności do kosztu zakupu systemu, przy założeniu liniowej skalowalności aplikacji


[10] Strefa developera oprogramowania wykorzystującego rozwiązania Intel Xeon Phi


[11] Intel® Modern Code: strona Intela poświęcona dostosowaniu (modernizacji) kodów równoległych z uwzględnieniem właściwości nowych architektur