Skocz do: nawigacji, wyszukiwania

Szkolenia:Seminarium

Seminarium poświęcone prezentacji wyników prac rozwojowo-badawczych prowadzonych w ramach projektu MICLAB



Politechnika Częstochowska, Dąbrowskiego 69, sala Rady Senatu Ip AGENDA

10:0 || Rejestracja, kawa herbata 10:3 || Przywitanie, przedstawienie nowej infrastruktury 10:5 || Portowanie algorytmu krzepnięcia bazującego na uogólnionej metodzie różnic skończonych na architekturę masywnie wielordzeniową Intel MIC Kamil Halbiniak, Politechnika Częstochowska 11:1 || Równoległa memetyczna optymalizacja materiałów grafenopodobnych z użyciem architektury Intel MIC Wacław Kuś, Instytut Mechaniki i Inżynierii Obliczeniowej 11:3 || Optymalizacja oprogramowania Timothy na architekturze Intel Xeon Phi Maciej Cytowski, ICM UW 11:5 || Optymalizacja programów rekurencyjnych na przykładzie algorytmu Talbota Przemysław Stpiczyński, UMCS 12:1 || Równoległa interpolacja pomiarów stężenia pyłów zawieszonych na potrzeby miasta Gdańska Paweł Rościszewski, Politechnika Gdańska 12:3 || Przerwa kawowa 12:5 || Fragmenty algorytmu Vincenta na koprocesorach Intel Xeon Phi Jarosław Bylina, UMCS 13:1 || Akceleracja algorytmów przetwarzania cyfrowych obrazów mikroskopowych WSI z wykorzystaniem masywnie równoległej architektury Intel MIC w badaniach histomorfometrycznych raka prostaty Stanisław Sypniewski, Instytut Chemii Ogólnej i Ekologicznej PŁ 13:3 || Masywnie wielordzeniowe rozwiązywanie Markowowskich modeli systemów złożonych na architekturach z koprocesorami Xeon Phi. Beata Bylina, UMCS 13:5 || Całkowanie numeryczne na nowoczesnych architekturach wielordzeniowych Filip Krużel, Politechnika Krakowska 14:1 || Kooperacja procesów w równoległym algorytmie memetycznym dla rozwiązywania problemu trasowania pojazdów z oknami czasowymi Jakub Nalepa, Politechnika Śląska 14:3 || Obiad